Teledyne e2v a trouvé un moyen d’augmenter de manière significative (jusqu’à 10dBFS) la marge dynamique SFDR de ses convertisseurs analogique-numérique EV12AQ600/605, lesquels délivrent jusqu’à 6,4Géch/s sur 12 bits en entrelaçant les échantillons des quatre cœurs de conversion A/N à 1,6Géch/s. Cette méthode repose sur l’algorithme de post-traitement ADX4 conçu par SP Devices, une société du groupe Teledyne. L’IP réduit dynamiquement les fréquences parasites résultant des différences de gain, d’offset et de phase entre les quatre coeurs. Une tâche qu’il devient difficile d’effectuer dans le domaine analogique pour des convertisseurs de plus de 10 bits, surtout à des fréquences dépassant le gigahertz. En pratique, le code ADX4 tourne sur le FPGA de post-traitement associé au convertisseur – il peut même être ajouté sur des montages déjà déployés.
Dans la même rubrique
Le 18/03/2024 à 8:48 par Frédéric Rémond
Diodes compacte ses redresseurs Schottky
Diodes assure battre des records de densité énergétique avec ses toutes derniers redresseurs à diodes Schottky 2A, encapsulés dans un…
Le 18/03/2024 à 8:04 par Frédéric Rémond
Rohm stabilise ses régulateurs LDO primaires dans l’automobile
L'électronisation de l'automobile alimente une forte demande pour des régulateurs de tension capables de convertir directement la tension de la…
Le 15/03/2024 à 9:02 par Frédéric Rémond
Des commutateurs analogiques plus aisés à utiliser
Destinés à surveiller et protéger les montages électroniques, les commutateurs analogiques doivent souvent être accompagnés de convertisseurs de niveau car…
Le 11/03/2024 à 9:48 par Frédéric Rémond
Vers des convertisseurs DC-DC 60V plus compacts
D'après le Japonais Torex Semiconductor, le dernier-né de sa gamme de convertisseurs abaisseurs DC-DC, référencé XC9702, permet d'obtenir le montage…