Microchip multiplie les accès Dram des processeurs

Le 21/08/2019 à 7:26 par Frédéric Rémond

L’américain présente une famille de contrôleurs mémoire série à interface OMI permettant de connecter de multiples modules Dram DDR4 à un processeur dépourvu d’encombrantes interfaces LRDIMM parallèle. 

Microchip s’attaque aux infrastructures nécessitant des mémoires rapides avec les SMC 1000 8x25G, une famille de contrôleurs mémoire série facilitant la connexion entre un processeur et des modules mémoire Dram DDR4. Ces circuits assurent la transition entre l’interface 8 bits OMI (Open Memory Interface), dotée de liaisons à 25 Gbit/s sur seulement 84 broches, et l’interface DDR4 3200 72 bits (typiquement 288 broches) traditionnelle. Ils induisent une latence supplémentaire d’environ 4 ns seulement par rapport à un contrôleur LRDIMM classique. Le processeur peut ainsi accéder à une grande capacité de mémoire externe en troquant ses encombrantes interfaces DDR parallèles contre des ports OMI plus compacts, tout en conservant une bande passante quasiment similaire. Micron, Samsung et Smart Modular ont d’ores et déjà prévu la fabrication de modules mémoire Dram DDR4 de 16 à 128 Go utilisant un SMC 1000 8x25G. 

 

Copy link
Powered by Social Snap