Intel raffine ses Asic structurés

Le 18/11/2020 à 10:22 par Frédéric Rémond

L’américain facilite la transition entre ses FPGA classiques et ses eASIC avec une nouvelle famille intégrant les mêmes blocs processeurs et accélérateurs de sécurité.

Intel a profité de son FPGA Technology Day pour lancer les eASIC N5X, des circuits dits Asic structurés situés à mi-chemin entre les FPGA classiques et les circuits spécifiques (Asic). Ces eASIC sont les premiers, chez l’américain, à intégrer un bloc processeur hardware (typiquement quatre coeurs Arm Cortex-A53) et des fonctions de sécurité identiques à ceux des FPGA Stratix et Agilex. Ils permettent de réduire jusqu’à 50% la consommation du circuit par rapport à un FPGA, pour un coût et un temps de conception inférieurs. Les eASIC N5X sont fabriqués en process 16nm et embarquent jusqu’à 80 millions de portes logiques, 225 Mbits de mémoire et des émetteurs-récepteurs 32Gbit/s. Leur production en prévue pour le deuxième trimestre 2021. 

Copy link
Powered by Social Snap